datengarten thumbnails & new folder structure

This commit is contained in:
Marek Krug 2025-03-12 00:00:14 +01:00
parent 1055074233
commit e9b3014b9d
185 changed files with 8015 additions and 1 deletions

File diff suppressed because one or more lines are too long

After

Width:  |  Height:  |  Size: 46 KiB

View file

@ -0,0 +1,35 @@
---
categories: ["Datengarten"]
series: "Datengarten"
title: "Datengarten 87"
no: 87
subtitle: "Verilog Design Pattern"
speaker: hsank
date: 2018-04-10T00:00:00+02:00
event:
start: 2018-04-10T20:00:00+02:00
end: 2018-04-10T22:00:00+02:00
location: CCCB
language: de
streaming: true
recording: https://media.ccc.de/v/dg-87
tags: ["Datengarten", "Veranstaltung"]
---
In den letzten Jahren ist Verilog sehr populär bei Hackern geworden - angetrieben nicht zuletzt vom Hype, den die FOSS Yosys Toolchain für iCE40 FPGAs ausgelöst hat.
Es ist ebenso ein bekannter Fakt, das jeder schneller etwas lernt, wenn ein erfahrener Hacker etwas davon zu erzählen weiss. Ich bin seit rund zwei Dekaden (selbständiger) Chip Designer und möchte gern wertvolle Design Patterns in Verilog weitergeben.
}}
Design Pattern meint,
- Coding Styles die schnell zu lesbarem Code führen,
- wie endliche Automaten schnell und einfach zu schreiben sind, und warum sie so nützlich sind,
- wie Clock-Domain-Übergänge unfallfrei zu handhaben sind und warum sie notwendig sein könnten,
- wie Quelltexte strukturiert werden können,
- wie Makefiles für die Chipentwicklung genutzt werden können,
und vieles, vieles mehr.
Alles wird anhand von Beispielen erklärt.
Und, ich werde erst aufhören, wenn die Zeit für diesen Datengarten definitiv abgelaufen ist.